Bonjour Thierry,
Le white papier de Swenson peut être téléchargé à cette adresse :
https://www.google.fr/url?sa=t&source=we...ZHuMkBTd2S
Il ne s'agit pas du jitter réseau lié à la latence des circuits de transport.
Il parle essentiellement du jitter lié aux circuits oscillants des dispositifs numériques (ordinateurs, switchs, dacs, etc.) et introduit la notion de jitter liée aux seuils de commutation qu'il nomme threshold jitter, qui se transmet par la modulation des plans de masse, modulation liée au transfert des données mais également aux courants de fuite.
Je cite :
"...
So where does jitter come from? All oscillators (which generated a clock signal) have jitter, some more, some less. We classify this jitter component as “source intrinsic jitter.” Additional jitter can be added to this at the receiver of the clock, which is typically a flip-flop inside the DAC chip. The flip-flop has its own intrinsic jitter, which is called “receiver intrinsic jitter.” But there is a third class, “threshold jitter,” which is harder to conceptually understand, and threshold jitter is what will be discussed in the most depth in this paper.
...
However, if there is any voltage between the ground pin of the receiver and the ground pin of the source, this difference will be seen as an effective change in threshold, thus changing the timing the receiver sees, otherwise known as threshold jitter.
..."
Bien sûr, ça reste à prouver. Cela reste néanmoins intellectuellement très séduisant de mon point de vue, même si je suis très loin d'avoir les connaissances pour en juger. Avons-nous de meilleures explications à ce jour ?
Le white papier de Swenson peut être téléchargé à cette adresse :
https://www.google.fr/url?sa=t&source=we...ZHuMkBTd2S
Il ne s'agit pas du jitter réseau lié à la latence des circuits de transport.
Il parle essentiellement du jitter lié aux circuits oscillants des dispositifs numériques (ordinateurs, switchs, dacs, etc.) et introduit la notion de jitter liée aux seuils de commutation qu'il nomme threshold jitter, qui se transmet par la modulation des plans de masse, modulation liée au transfert des données mais également aux courants de fuite.
Je cite :
"...
So where does jitter come from? All oscillators (which generated a clock signal) have jitter, some more, some less. We classify this jitter component as “source intrinsic jitter.” Additional jitter can be added to this at the receiver of the clock, which is typically a flip-flop inside the DAC chip. The flip-flop has its own intrinsic jitter, which is called “receiver intrinsic jitter.” But there is a third class, “threshold jitter,” which is harder to conceptually understand, and threshold jitter is what will be discussed in the most depth in this paper.
...
However, if there is any voltage between the ground pin of the receiver and the ground pin of the source, this difference will be seen as an effective change in threshold, thus changing the timing the receiver sees, otherwise known as threshold jitter.
..."
Bien sûr, ça reste à prouver. Cela reste néanmoins intellectuellement très séduisant de mon point de vue, même si je suis très loin d'avoir les connaissances pour en juger. Avons-nous de meilleures explications à ce jour ?
Pluie du matin n'arrête pas le sous-marin