01-28-2021, 01:36 PM
(Modification du message : 01-28-2021, 07:29 PM par KIKIWILLYBEE.)
Bonjour ,
Pascal STP
(pas de spdif out ?)
La sortie I2s. du Rpi. sur le Bus GPIO. HAT. se fait sur quatre broches , signaux : ( +5V , GND ), DATA , BCK LRCK (horloge droite, horloge gauche)...soit les fiches identifiées
(2-6)(12 ,35 et 40)...
Reste le pb de synchro de la Fréquence de la MB. carte mère du SBC Rpi avec les fs. fréquences d'échantillonnage audio du signal I2s ...
Il faut une conversion de protocole bas niveau I2s vers un protocole de niveau plus haut SPDIF. Pour extraire du Spdif . typiquement la fonction d'un DIR. Digital interface receiver telque le WM88o6?, qui en FIFO Reclock (tampon de 8ko) converti et re synchronise avec les fs. le I2s vers le Spdif. TTL avec un jitter nominal de 6o pS-1.
...
Bien à toi,
Cordialement,
w ;-).
Pascal STP
(pas de spdif out ?)
La sortie I2s. du Rpi. sur le Bus GPIO. HAT. se fait sur quatre broches , signaux : ( +5V , GND ), DATA , BCK LRCK (horloge droite, horloge gauche)...soit les fiches identifiées
(2-6)(12 ,35 et 40)...
Reste le pb de synchro de la Fréquence de la MB. carte mère du SBC Rpi avec les fs. fréquences d'échantillonnage audio du signal I2s ...
Il faut une conversion de protocole bas niveau I2s vers un protocole de niveau plus haut SPDIF. Pour extraire du Spdif . typiquement la fonction d'un DIR. Digital interface receiver telque le WM88o6?, qui en FIFO Reclock (tampon de 8ko) converti et re synchronise avec les fs. le I2s vers le Spdif. TTL avec un jitter nominal de 6o pS-1.
...
Bien à toi,
Cordialement,
w ;-).