(07-18-2018, 02:43 PM)Jacques92 a écrit : ...Peut-on dire pour autant que le jitter en entrée du DAC n'aura pas d'impact sur le flux PCM en entrée de la puce de conversion et donc sur la qualité de la conversion ?
Meme problème et memes solutions... Le signal SPDIF est codé avec le procédé "biphase Mark signal". Il y a transition à chaque valeur transmise. On peut donc en tirer l'information de synchro (avec son jitter) : la transition. on applique ensuite les décalages temporels qui vont assurer l'immunité des données reçues au jitter.