07-22-2021, 11:45 PM
(07-22-2021, 08:22 PM)Jacques92 a écrit : Bonjour Nard,Bonjour Jacques,
Certainement parce qu'en pratique, l'appairage des sorties numériques (Vds en mode saturé des transistors) est bien meilleure qu'affiché dans le datasheet. Et ceci grâce à une propriété importante d'un réseau R2R piloté en tension : les courants commutés sont les mêmes dans chaque résistance, ce qui a tendance à égaliser les Vds des transistors de sortie des portes logiques.
Certainement aussi parce que la résolution d'un dac R2R n'est pas si importante une fois atteint un nombre de bits effectifs minimal par rapport à d'autres critères comme, par exemple, l'aspect temporel, le bruit de fond, ou la qualité de l'étage de sortie.
Outre le fait que 100 mV est une donnée dont j'aimerais bien connaître la source, êtes vous sûr que les réseaux de résistances sont directement connectés au fpga ?